Ostatecznie dla należycie zorganizowanego umysłu śmierć to tylko początek nowej wielkiej przygody.

 

.., P7 = Q7 oraz wejœcie steruj¹ce ~COMP = O, to wyjœcie ~P = ~Q znajduje siê na niskim poziomie logicznym. 74245 (oœmiokrotny nadajnik-odbiornik linii Œ transceiver) Uk³ad ten jest zestawem oœmiu trójstanowych buforów dwukierunkowych (nadajników-odbiorników linii). Bufory A1B1 - A8B8 mog¹ pracowaæ w kierunku A->B, B->A lub te¿ ich koñcówki mog¹ znajdowaæ siê w stanie wysokiej impedancji (tzw. trzecim stanie logicznym, Z), co praktycznie równowa¿ne jest przerwie na liniach AjBj (i = 1..8). Wejœcie DIR (Direction) steruje kierunkiem pracy buforów, a wejœcie ~CS (Chip Select) wprowadza uk³ad w stan wysokiej impedancji (Z). CS; DIR; Funkcja 1; X; A = Z, B = Z O; O; bufor B -> A O; 1; bufor A -> B X Œ oznacza dowolny stan logiczny. Wspó³praca z magistral¹ zewnêtrzn¹ 817 74574 (oœmiokrotny przerzutnik D) Uk³ad stanowi zestaw 8 przerzutników typu D ze wspólnym wejœciem zegarowym. Podanie na koñcówkê steruj¹c¹ ~CS logicznej jedynki wprowadza ca³y zespó³ w stan wysokiej impedancji (Z). Je¿eli ~CS = 0, narastaj¹ce zbocze impulsu zegarowego C przepisuje stan wejœæ D, do odpowiednich wyjœæ Q; (/ = 0 ... 7). Do czasu nadejœcia nastêpnego impulsu zegarowego poziom wyjœæ Qj nie bêdzie siê zmienia³, niezale¿nie od stanu wejœæ D,. Mo¿na te¿ powiedzieæ, ¿e dane zosta³y zatrzaœniête (ang. latch) w rejestrze. 7485 (komparator 4-bitowy) Uk³ad porównuje dwie liczby czterobitowe L1 i L2 doprowadzone do wejœæ P0 - P3 i Q0 - Q3. Mo¿liwa jest jedna z trzech sytuacji: • L1=L2, • L1>L2, • L1Q. Uk³ady 7485 czêsto ³¹czone s¹ kaskadowo dla uzyskania mo¿liwoœci porównywania liczb o d³ugoœci wiêkszej od 4 bitów. W tym celu komparator 7485 wyposa¿ony jest w wejœcia sygna³ów przeniesienia P Q od uk³adu wy¿szego poziomu. W naszym prostym przyk³adzie wykorzystywane jest jedynie porównywanie typu P=Q. Równie dobrze mo¿na tu zastosowaæ czêœæ 8-bitowego komparatora 74688 lub inne rozwi¹zanie. 7400 (4 bramki NAND) Uk³ad zawiera cztery dwuwejœciowe bramki typu NAND. Wyjœcie bramki NAND znajduje siê na niskim poziomie logicznym wtedy i tylko wtedy, gdy wszystkie wejœcia posiadaj¹ wysoki poziom logiczny. X; Y; Wyjœcie 0; 0; 1 0; 1; 1 1; 0; 1 1; 1; 0 7406 (szeœciokrotny inwerter O/C) Zestaw odwracaj¹cych fazê bramek z tzw. otwartym kolektorem (ang. Open Collector, O/C]. Bramka taka nadaje siê do sterowania diod LED lub ma³ych przekaŸników; wymaga ona dodatkowego rezystora „podci¹gaj¹cego". * * * Spis treœci Rozdzia³ 1